v roce 2012 tedy došlo ke zrušení původního návrhu Excavátoru a jeho vývojem byl pověřen jiný tým v Bostonu. Původní team v Sunnyvale pracující na Bulldozer, Piledriver byl přesunut na práci na zcela nové architektuře.Program Director for the Excavator x86 CPU core, with overall responsibility for all development activities across 4 North America sites and India, with a team size of ~200 engineers. This is the 4th generation of the Bulldozer core family which was initially launched in 2011 in server and 2012 in client SOCs. The program was successfully headed towards completion in late 2012, when we decided to do a technology change. The ownership and most of the work to complete the project was shifted to our Boston Design Center, which enabled the Sunnyvale team to take on a new from scratch design.
Dnes už se asi nedozvíme, jak měl původní Steamroller a Excavátor vypadat ( 28nm SOI a 22nm SOI zrušené procesy u GloFo ). Nevíme dokonce ani jak by vypadala skutečná druhá generace BD architektury Piledriver (Komodo/Terramar/Sepang) protože Vishera byla jen jakýmsi hybridem Bulldozeru. Tyto změny spolu s přesunutým vývojovým teamem ovlivnily výrazně vývoj dalších generací BD architektury. Speciálně u XV poměrně výrazně řekl bych.... )
+ zmínka o ZEN
potvrzeno, že část teamu pracující na Cat architektuře (Bobcat/Jaguar) byla pověřena vývojem nové microarchitektury.Program Director for a from scratch, high performance CPU core with the majority of the team in Sunnyvale, and a group in India. Responsible for all development activities across Architecture, RTL, Verification, Physical Design, and Performance Modeling and Analysis.
https://semiaccurate.com/forums/showpos ... tcount=915I-Cache Team Lead, Manager, and Architect - Zen x86 core
FELD Team Lead, Manager, and Architect - Jaguar, Leopard, Margay low-power x86 cores
CCU Block Owner/Architect, Synthesis Lead, RTL Methodology Lead - Bobcat core
Experience spanning load/store, instruction decode, microsequencer, renamer, scheduler and execution units, dispatch/retire/exceptions, I-cache, and microcode.