\\ bude potřeba počkat na detailnější popis Steamroller jádra. Zatím se jedná o hrubý popis. Podle Ananda by druhá MMX pipene měla být sdílená s 2x 128 bit FMAC. FPU by mělo mít stejný výkon jako u Bulldozeru ale při menší velikosti a menších energetických nárocích .
\\\zajímavé vysvětlení ke dvěma MMX pipelines v BD, MMX pipelines (IMAC) = XOP pipelines : http://www.amdzone.com/phpbb3/viewtopic ... 52#p187752
XOP se asi stejně většího rozšíření nikdy nedočká, takže menší počet MMX asi ničemu neuškodí
Spíše je škoda , že tam místo toho nejsou 4 x + 128 bit FMAC.
\\\\
The FPU in BD has four execution pipes. Two of them could do SIMD FMAs, the other two could do integer SIMD operations (which for some reason AMD has sometimes labelled "MMX", which is highly misleading, even JF said so) - of course that doesn't cover everything they could do. While JF bragged about this execution width in practice it's pretty useless because little code mixes integer and floating point SIMD. Even when executing from two separate threads, you're not usually going to find a heavy integer SIMD thread running along a heavy floating point thread. So AMD wisely rebalanced it to three execution ports,. That doesn't mean it can't still do two integer SIMD operations per cycle - we don't know what the new execution capabilities are. Just that it can't do two FMA + two integer.







